일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | ||||||
2 | 3 | 4 | 5 | 6 | 7 | 8 |
9 | 10 | 11 | 12 | 13 | 14 | 15 |
16 | 17 | 18 | 19 | 20 | 21 | 22 |
23 | 24 | 25 | 26 | 27 | 28 |
- 선결함
- 양자역학
- SOI MOSFET
- She
- Silicon on Insulator
- oxidation
- 부피결함
- high bandwidth memory
- DRAM
- Energy Band
- Warpage
- Dynamic Random Access Memory
- finFET
- Punch through
- RCAT
- Short Channel Effect
- 면접준비
- HBM
- SK하이닉스
- feol
- 반도체공학
- GIDL
- effective mass
- Threshold Voltage
- 반도체 8대공정
- ion implantation
- MOSFET
- mechanism
- 반도체공정
- 반도체소자
- Today
- Total
반도체 공부 기록
[반도체소자] 2. Subthreshold swing 본문
Subthreshold Swing
MOSFET는 높은 On-current와 낮은 Off-current를 가질 때 높은 성능을 가집니다.
→ SS(Subthreshold swing)을 통해서 Ion/Ioff 비율을 분석할 수 있습니다.
SS을 파악하기 위해서 우선 semi log scale transfer curve(log10(Id) - VGS)가 필요합니다.
SS는 Drain current를 10배 증가시키기 위해서 변화시켜 주어야하는 Gate voltage를 의미합니다.
♭ SS값이 작을수록 작은 전압 변화에 대해서 전류 증가량이 높다
→ SS 값은 작을수록 좋다
♭ 상온에서 MOSFET의 SS값은 60mV/decade보다 작아질 수 없는 한계가 있다
→ 아래 수식 유도에 따르면 Cdep/Cox 값이 0에 수렴하는 경우 60mV/decade의 최소값을 가진다.
SS 측정값이 60mV/decade 보다 작은 값을 가지는 경우
♭ 측정상의 오류
♭ 측정한 소자가 MOSFET의 메커니즘과 다른 경우 → MOSFET이 아니다!
높은 On-Current와 낮은 Off-current를 가지는 높은 성능을 가지는 Transistor를 제작하기 위해서는 SS값이 60mV/decade보다 작은 소자를 제작하는 것이 필요하다
♭ Nanoelectromechanical FETs
일정한 거리를 두고 있는 두 금속 형태의 FET
→ 전압 인가에 따라 두 금속이 접촉하는 경우 On 특성, 두 금속이 떨어지는 경우 Off 특성 : Steep slope
1) 전압 인가에 따라 Gate metal의 반복적인 굽힘으로 stress에 의한 피로 현상 발생 : 장기 안정성 문제
2) 산포 제어의 높은 난이도
♭ NCFETs
NCFETs는 Negative Capacitance FETs으로 Gate와 Gate oxdie 물질 사이에 Ferroelectric materials을 삽입하여 전압 인가에 따른 분극 특성을 이용하여 Negative Capacitance 효과 - Cox < 0 : SS < 60mV/decade
1) Subthreshold 영역에서 분극이 빠르게 발생하지 않아 히스테리시스 발생
♭ TTETs
MOSFET의 Drift, Diffusion mechanism이 아닌 Tunneling mechanism을 이용하는 FETs
<출처>
H. Kim, T. Liu, "Pull-In and Release Voltage Design for Nanoelectromechanical Field-Effect Transistors", IEEE, 56 (2009) 3072-3082.
Muhibul Haque Bhuyan, "A Review of Recent Research Works on Negatice Capacitance Field Effect Transistor", Science and Engineering, 13 (2019) 36-44.
Seungjun Moon et al, "Understanding of Polarization-Induced Threshold Voltage Shift in Ferroelectric-Gated Field Effect Transistor for Neuromorphic Applications", Eletronics, 9 (2020) 704.
오류가 있다면 지적해주시면 감사하겠습니다 :)
'반도체소자' 카테고리의 다른 글
[반도체소자] 6. Punch through (0) | 2023.06.23 |
---|---|
[반도체소자] 5. Drain Induced Barrier Lowering(DIBL) (0) | 2023.06.22 |
[반도체소자] 4.Threshold Voltage Roll-off (0) | 2023.06.22 |
[반도체소자] 3. Channel Length Modulation (CLM) (0) | 2023.05.09 |
[반도체소자] 1. MOSFET 동작 원리 (0) | 2023.05.09 |