Notice
Recent Posts
Recent Comments
Link
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | ||||||
2 | 3 | 4 | 5 | 6 | 7 | 8 |
9 | 10 | 11 | 12 | 13 | 14 | 15 |
16 | 17 | 18 | 19 | 20 | 21 | 22 |
23 | 24 | 25 | 26 | 27 | 28 |
Tags
- 부피결함
- high bandwidth memory
- Dynamic Random Access Memory
- 면접준비
- 양자역학
- oxidation
- 반도체 8대공정
- mechanism
- feol
- SK하이닉스
- ion implantation
- 반도체공학
- MOSFET
- DRAM
- RCAT
- Silicon on Insulator
- SOI MOSFET
- Energy Band
- 선결함
- finFET
- Threshold Voltage
- She
- 반도체소자
- GIDL
- HBM
- 반도체공정
- Short Channel Effect
- Warpage
- Punch through
- effective mass
Archives
- Today
- Total
반도체 공부 기록
[반도체소자] 3. Channel Length Modulation (CLM) 본문
Channel Length Modulation
채널 길이 변조 효과(Channel Length Modulation Effect)는 MOSFET의 Saturation 동작 영역에서 VDS 증가 시 Channel의 Pinch-off 지점이 Source로 이동하여 Channel length가 감소하는 현상
→ Channel resistance 감소 : Id 증가
♭ MOSFET의 Saturation 동작 영역에서 VDS(VDS≥VGS - VTH)가 증가하는 경우
예시) VDS = VGS - VTH + 0.1
Drain/Channel 계면에서의 수직 전압 성분(노란색 하이라이트 부분): VGS - VDS (VDS = VGS - VTH + 0.1 대입)
→ VGS - VGS + VTH - 0.1 = VTH - 0.1 < VTH : Strong inversion X (Pinch-off 발생)
→Channel length 감소 → Id 증가
Output curve(VDS - Id curve)에서 VDS 증가에 따라 Saturation 영역에서 Id가 일정하지 않고 점차적으로 증가
♭ Saturation 영역에서 Id의 기울기 : λ
→ λ는 CLM을 나타내는 SPICE parameter
<출처>
Donald A. Neaman, "Semiconductor physics and device" 4th edition.
오류가 있다면 지적해주시면 감사하겠습니다 :)
'반도체소자' 카테고리의 다른 글
[반도체소자] 6. Punch through (0) | 2023.06.23 |
---|---|
[반도체소자] 5. Drain Induced Barrier Lowering(DIBL) (0) | 2023.06.22 |
[반도체소자] 4.Threshold Voltage Roll-off (0) | 2023.06.22 |
[반도체소자] 2. Subthreshold swing (0) | 2023.05.09 |
[반도체소자] 1. MOSFET 동작 원리 (0) | 2023.05.09 |